×
模拟电子 > 模拟电路设计 > 详情

stc89c52引脚图以及引脚功能说明

发布时间:2022-03-18 发布时间:
|

stc89c52rc是STC公司生产的一种低功耗、高性能CMOS8位微控制器,具有8K字节系统可编程可檫除的只读存储器。下面我们就来看看stc89c52引脚图,以及stc89c52单片机的引脚功能。

stc89c52引脚图

stc89c52引脚功能说明

1.主电源引脚VCC和VSS

电源VCC接+5V,VSS接地端,即公共参考地

2.时钟电路引脚XTAL1和XTAL2

STC89C52芯片内部设置了一个反相放大器,XTAL1为放大器输入端;XTAL2为放大器的输出端,也是内部时钟发生器的输入端。

使用自激震荡方式时,XTAL1和XTAL2外接石英晶振,内部振荡器按照晶振频率振荡,产生时钟信号。

3.控制信号引脚

(1)RST——复位输入。当振荡器工作时,RST引脚出现两个机器周期以上高电平将是单片机复位。

(2)ALE/PROG——当访问外部程序存储器或数据存储器时,ALE(地址锁存允许)输出脉冲用于锁存地址的低8位字节。一般情况下,ALE仍以时钟振荡频率的1/6输出固定的脉冲信号,因此它可对外输出时钟或用于定时目的。要注意的是:每当访问外部数据存储器时将跳过一个ALE脉冲。(一般不使用)

(3)PSEN——程序储存允许(PSEN)输出是外部程序存储器的读选通信号,当STC89C52由外部程序存储器取指令(或数据)时,每个机器周期两次PSEN有效,即输出两个脉冲,在此期间,当访问外部数据存储器,将跳过两次PSEN信号。

(4)EA/VPP——外部访问允许,欲使CPU仅访问外部程序存储器(地址为0000H-FFFFH),EA端必须保持低电平(接地)。需注意的是:如果加密位LB1被编程,复位时内部会锁存EA端状态。如EA端为高电平(接Vcc端),CPU则执行内部程序存储器的指令。FLASH存储器编程时,该引脚加上+12V的编程允许电源Vpp,当然这必须是该器件是使用12V编程电压Vpp。

(5)并行I/O口P0~P3端引脚

①P0口(P0.0~P0.7) 8位漏极开关型双向I/O端口。可以作为通用I/O口使用,但必须加上拉电阻。

②P1口(P1.0~P1.7) 内部带上拉电阻的8位准双向I/O端口。

③P2口(P2.0~P2.7) 内部带上拉电阻的8位准双向I/O端口。

④P3口(P3.0~P3.7) 内部带上拉电阻的8位多功能双向I/O端口。

以上便是stc89c52引脚图以及stc89c52引脚功能说明,希望对大家有所帮助。


『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
可控硅控制电路大全图解