利用 AD9557 和 AD9558 时钟转换器的内置编程能力,网络线卡设计工程师可以在许多不同的电路板设计中使用相同的器件,减少所需器件的数量,并降低整体系统成本。这包括许多不同高性能应用的同步,如数据通信、新一代有线网络应用、电信、测试和测量、高速数据采集以及无线基站控制器等。
AD9557 和 AD9558 时钟转换器片内集成低相位噪声、捷变频的 VCO 和环路滤波器,并支持动态自适应时钟。自适应时钟允许在锁定 DPLL(数字 PLL)的同时改变 DPLL 分频比。因此,输出频率值可以在标称输出频率的 +/-100ppm 范围内动态调整,而无需手动断开环路,用小于 0.1 ppb 的频率分辨率步进对器件重新编程。这种自适应时钟功能适用于 SDH 至 OTN 映射/解映射和异步映射/解映射等应用。自适应时钟转换器的可编程 DPLL 支持 0.1 Hz 至 5 kHz 的环路带宽,提供三种不同的编程模式,易于使用且配置灵活。两款器件的引脚或软引脚经过预配置,以便支持常用的 SONET/SDH、以太网、同步以太网和光纤通道频率,此外还可以通过 SPI(串行端口接口)和 I2C 端口设置自定义的输入输出频率转换。
尺寸分别为 6 mm x 6 mm 和 9 mm x 9 mm,AD9557 和 AD9558 时钟转换器为线路卡设计工程师提供紧凑、捷变频、高性价比的时钟。AD9557 具有两路参考输入(单端或差分)和两对时钟输出,每对输出均可配置为1路差分 LVDS/HSTL 输出或2路单端 CMOS 输出。AD9558 特性相同,但具有四路参考输入和六对时钟输出。
配套器件
AD9557 和 AD9558 时钟转换器非常适合与集成双 PLL 的异步时钟发生器 AD9577 一起使用,以便为各种应用提供时钟树的关键元件。AD9577 是一款替代振荡器的高性价比异步时钟解决方案,能够产生处理器、FPGA或PHY所用的本地时钟,适用于 SONET/SDH、同步以太网应用、以太网企业交换机、核心/边缘路由器光纤卡和线路卡、分组传输网络 (PTN) 以及光纤通道应用。
『本文转载自网络,版权归原作者所有,如有侵权请联系删除』