×
嵌入式 > 电路设计 > 详情

CPU双雄ISSCC较劲 Intel小胜AMD

发布时间:2020-05-25 发布时间:
|

      在美国旧金山举行的国际固态电路会议(ISSCC)上,两大处理器供货商Intel与AMD的较劲显然是前者胜出;无论在新讯息或论文的发表上,Intel都占上风。
在ISSCC上,Intel表示该公司第一款32奈米服务器处理器将采用6核心;AMD则是讨论了首款将整合x86与绘图处理核心的处理器Llano。

      在ISSCC举行的同时,Intel终于发表了Itanium 9300处理器,这是该公司首款采用QuickPath Interconnect技术的产品,让OEM厂能以额外逻辑链接8颗多核心处理器;到目前为止,AMD在对称式多重处理系统(symmetric multiprocessing system)中只能链接4颗芯片,不需要额外的芯片。

      Intel的32奈米服务器用处理器Westmere EP,是采用双线程(dual-threaded) 6核心与DDR3内存链接;这比AMD现有的、去年6月发表的45奈米服务器用处理器Istanbul先进许多。Istanbul采用单线程6核心,链接DDR2内存。

      而Intel表示,该公司将在90天之内发表一款8核心服务器用处理器Nehalem EX,采用45奈米制程。AMD则会在今年稍晚推出一款12核心处理器Magny Cours来应战,该款产品是将两颗6核心裸芯片封装在一起,链接DDR3内存。

      Intel的6核心Westmere内含11.7亿颗晶体管,配备12MByte共享L3缓冲存储器,支持低电压DDR3内存;该公司在ISSCC发表的论文并描述了一种QuickPath Interconnect所提供的抗谐振(anti-resonance)新功能,能降低芯片内的抖动。

      AMD在ISSCC上则是透露少许Llano的细节,该款芯片采用升级版的45奈米x86核心,将整合4颗x86核心与1颗绘图处理核心,链接DDR3内存。预计在今年推出样品,并在2011年出货给PC客户使用。

      在去年的ISSCC上,Intel就首度展示了首款Westmere系列处理器的工作版本,该芯片以系统级封装整合了独立的45奈米绘图处理器核心以及32奈米x86核心,目前已经出货给系统厂商。

      Intel表示,2011年的新版本芯片将是在单裸晶上整合绘图处理器核心与x86核心,采用新一代的SandyBridge微架构。

      根据AMD所公布的信息,Llano的x86核心尺寸约为9.69mm2,内含3,500万颗晶体管,此外还有Mbyte等级的L2缓冲存储器区块。该芯片运作频率3GHz,电压范围0.8~1.2V,耗电量25W,采用35奈米绝缘上覆硅(SOI)制程。

      AMD特别在论文中详述了在新芯片核心中使用的省电技术,包括采用新颖的NFET电光栅(power grating)晶体管,以及能降低频率缓冲与频率开关耗电的频率网格优化(clock grid optimized)技术。不过AMD并未提及Llano的绘图处理器核心以及其他细节。

      Llano的x86核心有不少特异之处;AMD未来的大多数处理器都将包含1~2颗名为Bobcat与Bulldozer的新x86核心,不过迄今该公司并没有透露这些核心的太多细节。这些核心预计出现在2011年上市的处理器产品中。

      AMD的新核心将挑战Intel的32奈米SandyBridge微架构,后者可能会在今年底问世;而这些新核心的出现,将启动CPU双雄的新一回合产品升级。

      Intel在ISSCC上并另外介绍了应用在双x86核心、单绘图处理核心之Westmere组件的新低功耗电路;该芯片采用的低电压DDR3链接运作,运作带宽1.3 GigaTransfers/second,并配备新的快速唤醒电路。该芯片也针对绘图处理核心提供新的电源管理技术。

      Intel还将在ISSCC发表数篇论文叙述在多核心架构方面的研究成果;其中有一篇论文介绍在讯息传递网络(message-passing network)的白金级48核心架构。还有一篇论文则是探讨单芯片8x8网状网络(mesh network),能采用电路交换技术达到2.6 Terabits/s的吞吐量;该技术是要藉由建立直接的芯片上点对点链接来节省电力,并消除缓冲。



『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
明导科技工具被纳入台积电16纳米FinFET制程技术参考流程