×
FPGA/DSP > 可编程逻辑 > 详情

使用FPGA实现并/串转换电路

发布时间:2020-05-16 发布时间:
|

并串转换电路在通信接口中具有广泛的应用,可编程逻辑阵列由于具备灵活、可重构等特点非常适应于并串转换硬件电路的实现。为了解决硬件电路结构中资源与性能的矛盾,分析比较了移位寄存器、计数器与组合逻辑条件判定三种不同的并串转换硬件电路结构,并通过设计仿真对其进行了功能验证和性能评估。实验结果表明采用移位寄存器的实现方法具有最优的速度性能,采用计数器的实现方法具有最优的性价比,采用组合逻辑条件判定的实现方法具有最少的寄存器资源消耗,可根据实际应用需求合理选择并串转换硬件电路实现方式。

0 引言

并串转换电路作为一种重要的数字信号传输途径,在SPI、I2C、UART等接口协议及高速SERDES、PCIE等通信接口上具有广泛的应用。在近年来的集成电路发展中,针对并串转换电路的设计主要有三种途径,分别是采用集成电路定制的设计方式、基于可编程逻辑阵列(Field Programmable Gate Array,FPGA)的设计方式以及采用软件的设计方式。基于集成电路定制的并串转换电路设计方式由于流片成本高昂,通常仅应用在一些对传输速率要求非常高的场合,如1.25 Gbps的并串转换集成电路、2.5 Gbps的PCIE并串转换电路、1.25 GHz的差分收发芯片以及4G高速并串转换电路等。而采用软件的并串转换设计方式通常只适应于传输速率要求较低的场合,同时由于软件设计方式通常要占用处理器的时间,在频繁通信的场合会降低处理器的性能。基于FPGA的并串转换电路实现由于能够很好的在成本和性能之间取得一个折中,因而获得了广泛的发展,如在SPI、I2C等接口协议中的应用。

在基于FPGA的并串转换电路实现中,采用计数器的方法来实现并串转换电路是应用最多的方法,如孙志雄等采用计数器的方法实现了16位输入/8位数据输出的并串转换电路设计及仿真,王冲等采用计数器的方法实现了9位的并串转换电路设计,王鹏等采用计数器的方法实现了N位的并串转换电路设计,薛沛祥等采用计数器的方法实现了任意位的并串转换电路设计。由于在基于FPGA的设计中,资源使用与速度是一对矛盾体,因而如何根据具体的应用需求以最小的资源来获得最大的性能是工程设计的目标。

针对不同的应用需求,基于FPGA对不同的并串转换电路进行了硬件实现,分别比较分析了采用移位寄存器、计数器及组合逻辑条件判定三种并串转换硬件电路结构的资源消耗与速度性能,并通过设计仿真对并串转换硬件电路的功能进行了验证。实验结果表明采用移位寄存器的并串转换电路实现方法具有最优的速度性能表现,可适应于高速应用的领域。采用计数器的并串转换电路实现方法具有最优的性价比表现,具有资源与速度的综合能力优势。采用组合逻辑条件判定的并串转换电路实现方法在一些对寄存器资源有严格限定的场合具有较高的应用价值。

1 硬件实现结构

资源和性能是硬件电路结构的一对矛盾体,如何设计更好的硬件电路结构使其资源使用更小、性能更高成为研究者的追求目标。基于FPGA的并串转换电路有不同的硬件实现结构,为了在其资源使用和性能之间找到一个最优的平衡,分析比较了三种不同的并串转换电路硬件结构,分别如图1、图2和图3所示。

方法1的并串转换电路硬件实现结构采用了移位寄存器的设计方案,通过设计N个移位寄存器,并初始化为0,在每个时钟周期左移一个寄存器(置1),来控制串行输出数据的位宽。这种设计方案由于组合逻辑设计较少,因而关键路径的延迟理论上会更短,整个硬件电路的速度会更高。

方法2的并串转换电路硬件实现结构采用了计数器累加的设计方案,通过设计一个位宽为log2N的计数器,进行N次累加后来控制串行输出数据的位宽。这种设计方案减少了寄存器资源的使用量,其关键路径由组合逻辑的加法器决定,关键路径延迟会比方法1更长一些。

方法3的并串转换电路硬件实现结构采用了组合逻辑条件判定的设计方案,通过对N位并行输入的数据依据奇偶特性进行位与及位或组合逻辑判定,进而来对串行输出数据的位宽进行控制。这种设计方案在硬件描述语言代码上显得更简单点,其寄存器资源使用与方法2相差不大,但由于采用了更多的组合逻辑运算,因而其关键路径延迟在三种方法中应当是最长的。


『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
电子设计领域的单片机/CPLD自动化控制