×
FPGA/DSP > 可编程逻辑 > 详情

ISE® 13设计套件 全面支持7系列FPGA【赛灵思】

发布时间:2020-05-16 发布时间:
|

    2011 年 3 月11日,中国北京——赛灵思公司(Xilinx, Inc.)宣布推出 ISE® 13设计套件。这款屡获殊荣的设计工具和 IP 套件新增了许多增强特性,可以提高片上系统(SoC)设计团队的生产力,针对 Spartan®-6、Virtex®-6 和 7 系列 FPGA 以及行业领先的容量高达 200 万个逻辑单元的 Virtex-7 2000T 器件,加速实现真正的即插即用 IP。针对减少开发时间和成本,ISE 13设计套件引入了加速验证、支持 IP-XACT 的即插即用 IP以及全新的Team Design Flow,让多名工程师利用时序可重复功能同时开展工作,从而缩短设计周期。

    由于赛灵思已经推出系统门容量高达数百万的 FPGA,例如采用堆叠硅片互连技术 的Virtex-7 2000T 器件,能够将串行、并行和数字信号处理融合到一个芯片之上,并提供高达 28Gbps 的收发器速度,因此,生产力的需求在这些高度复杂的设计中极为重要。

    然而,根据《国际半导体技术发展蓝图》(International Technology Roadmap for Semiconductors),若要维持生产力曲线,行业必须将周期缩短 50%。由于超过一半的设计周期都花在了验证环节上,ISE 13设计套件采用了新的硬件协同仿真功能和AMBA®4 AXI4(高级扩展接口)总线函数仿真模型,可以直接提高设计验证团队的生产力。

    加速验证流程

    利用由开发板、套件和赛灵思 ISE 仿真器构成的赛灵思阵容强大的产品组合,设计团队现在可以将仿真运行时间从之前的数小时缩短到几分钟。通过实时仿真,验证工程师可以测试已实施的设计模块,同时把其它开发中的模块留在仿真器中,从而将整体验证速度提升至原来的 100 倍(相比原始本地仿真)。新的可选 AXI4 总线函数模型也可以添加到验证测试平台,进一步加快验证速度,验证客户提供的 IP 的互联逻辑,提高整体生产力。作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我


『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
机器视觉可用的不同电缆和连接器类型以及相关利弊分析