×
嵌入式 > 嵌入式开发 > 详情

瑞萨推出PCI-E 2.0标准的逻辑与物理层IP

发布时间:2020-05-15 发布时间:
|

      瑞萨(Renesas)科技公司宣布开发符合PCI Express Base规范2.0版(PCI Express 2.0)高速串行接口标准要求的逻辑与物理层IP。

      PCI Express 2.0是PCI Express标准的最新版本(Rev.2.0),支持速度高达5.0Gb/s(Gbps)的高速数据传输。

      新型IP是首批接受由标准机构PCI-SIG主办的兼容性测试认证大会(2008年9月8-12日)Rev. 2.0 认证的逻辑与物理层产品之一,并且支持 65nm 工艺节点。整合了该IP的LSI可以轻松地连接到其它支持PCI Express 2.0标准的器件,从而使得开发人员能够创建具有高端图形处理功能的系统。

IP特性如下:

(1)得到了官方认证,并且支持最新的PCI Express标准Rev.2.0

      PCI Express是一种采用差分信号的高速串行接口。最新的Rev.2.0标准支持的最大传输速度为5.0Gbps,这是早期的Rev.1.1(2.5Gbps)的2倍。这就意味着为每条通道实现了有效速率为500Mb/s的高速数据传输。为此,需要更复杂的设计技术来实现可以处理Rev.2.0的电路。

      瑞萨科技公司先前开发和致力于支持Rev.1.1的IP产品。将在过去的开发工作中积累的专业知识和高级技术能力用来实现支持Rev.2.0和65nm工艺节点的新型IP。该IP是首批接受Rev.2.0认证的产品之一。

      通过使用整合了该认证IP的微处理器或SoC产品,开发人员可以创建能够快速传输大量数据的高速系统。

(2)降低了功耗

      新型IP实现了上配置功能,能够在操作过程中动态地转换传输速率。跟PCI Express 2.0标准中规定的一样,该功能实现了动态切换,如下所述:

      1.当需要高速数据传输时,多条通均在5.0Gbps的最大传输速率下运行。

      2.当传输量较低时,优先降低功耗。只有一条通道在2.5Gbps(这是最大速率的一半)的传输速率下运行。

      与瑞萨科技公司支持Rev.1.1的早期IP相比,新型IP节省了高达50%的功耗。现有功耗管理功能和新型上配置功能组合极大地降低了系统总功耗。

(3)能够选择适合特殊应用需求的功能选项

      当新型IP被整合到MCU或SoC之类的产品中时,用户能够选择适合其目标系统的功能选项。

      主要功能选项包括器件特性(根端口/端点选择)、最大有效载荷、虚拟通道的数量、函数数量、片上缓冲器大小和通道数量。通过适当整合这些选项,用户就能够实现特别适于其正在开发的系统的LSI。

      瑞萨科技公司计划在2009年推出首批整合了该新型IP的产品,该产品将用于需要能够传输大量数据的图形和存储等领域的系统中。瑞萨科技公司计划将其IP最终扩展到甚至比65nm更精密的工艺节点上,以及提供面向主要应用的增强功能,如增加通道数量。

      瑞萨科技公司将开展包括PCI-SIG兼容计划在内的系统环境评估来简化用户的开发工作。


『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
一只老鸟的嵌入式ARM学习心得