×
半导体制造 > 半导体生产 > 详情

中芯国际通过对Synopsys IC Validator 用于核签物理验证的认证

发布时间:2020-05-29 发布时间:
|

    美国加利福尼亚州山景城,2014年10月 —
亮点:
•中芯国际(SMIC)可提供全面认证的28纳米核签物理验证runset,用于设计规则检查(DRC)、电路布局验证(LVS)和金属层填充
•认证过的runset使SMIC和Synopsys的共同客户能够充分利用IC Validator的In-Design物理验证和StarRC晶体管级寄生提取等功能
•正在进行的合作将目标设定于扩大对中芯国际各种工艺技术的覆盖,为双方的共同客户提供更多选择

    为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前宣布:其IC Validator产品已经获得了中芯国际集成电路制造有限公司(SMIC)的认证,用于他们28纳米PolySiON(PS)制造工艺核签物理验证。这项可用性给双方共同的客户提供了更广泛的物理验证领先核签工具选择。经过完全认证合格的设计规则检查(DRC)和电路布局验证(LVS)runset可以从SMIC网站上下载获得。

    “正式发布我们对IC Validator的认证是一项重大进展,为一大批我们共同的客户在核签验证方面提供了支持。我们正在扩大我们的28纳米产线试生产直到2014年年底,”SMIC技术开发资深总监Waisum Wong博士说道。“我们期望28纳米产品的生命周期可持续性将超过以往的技术节点,同时,我们很高兴能把IC Validator添加到我们核签基础架构之中。”

    作为Synopsys GalaxyTM设计平台的一部分,IC Validator是一种用于所有物理验证任务的综合解决方案,这些任务包括DRC、LVS、可制造性提升、电气规则检查(ERC)和金属填充物注入。其现代化的架构和卓越的多核可扩展性使得IC Validator成为越来越多的、从事于小型模拟设计或者大型数字系统级芯片(SoC)设计的客户的核签工具选择。经过晶圆代工厂认证的runset支持带有IC Compiler™布局布线和StarRC™晶体管级寄生提取等功能的Synopsys In-Design物理验证。IC Validator支持在更高级抽象层中进行编码,从而使SMIC的设计规则开发和部署变得流畅,并为双方的共同客户提供了在前沿工艺节点上实现设计所需要的高精度和优异的可扩展性。

    “由于制造复杂性给设计人员在更紧凑的开发周期中完成交付带来了更大的压力,因此我们继续与诸如SMIC这样的晶圆代工厂开展紧密合作是重要的,”Synopsys执行副总裁兼设计集团总经理Antun Domic表示。“SMIC的认证表明从事最苛刻设计的设计人员正在如何推动市场迈向更好的核签验证解决方案,这些方案也被紧密地集成在他们的设计流程之中。”


『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
降低功耗.简化设计.东芝全新内置保护功能光耦问市