×
嵌入式 > 电路设计 > 详情

Cadence推出基于SMIC 65 纳米低功耗设计流程

发布时间:2020-05-23 发布时间:
|


      全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布推出一款全面的低功耗设计流程,面向基于中芯国际集成电路制造有限公司(中芯国际”,纽约证交所股份代号:SMI;香港联合交易所股票代码: 0981.HK)65纳米工艺的设计工程师。该流程以Cadence®低功耗解决方案为基础,通过使用一个单一、全面的设计平台,可以更加快速地实现尖端、低功耗半导体产品的设计。

      “目前,功耗已成为一个关键的设计制约因素,从技术和成本的角度来说,它同时序和面积一样重要”,SMIC设计服务中心副总裁刘明刚表示,“SMIC-Cadence Reference Flow 4.0具有先进的自动化低功耗设计功能,能够满足低功耗设计创新的需要。”

      通过低功耗芯片的设计实现,完成了对该设计流程的确认。上述芯片利用了SMIC 的内部设计65纳米库,包括有效的电流源模型(ECSM)标准单元、功耗管理单元、PLL、SRAM和I/O库。该设计中所采用的低功耗技术包括功率门控和多电源/多电压(MSMV)技术,可以降低漏电和动态功耗消耗。

      “能率对许多新型半导体产品来说都是一个关键的要求,然而设计者有时却认为关注于功耗只是最近才刚刚兴起,因而伴随着很多风险”,Cadence公司产品营销副总裁Steve Carlson表示,“Cadence低功耗解决方案提供了全面的、经过硅验证的从前端到后端的流程,面向基于SMIC的65纳米工艺技术的设计者,它包括对功能和结构的验证,同时提高了生产率。该解决方案快速、易用并经过了实践检验。”

      SMIC 65纳米低功耗Reference Flow 4.0包括Cadence低功耗解决方案, 搭配Encounter® Conformal® Low Power、Incisive® Enterprise Simulator、Encounter RTL Compiler、Encounter Digital Implementation System、Cadence QRC Extraction、Encounter Timing System和Encounter Power System。



『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
Mentor携手Arm优化下一代 IC的功能验证