×
嵌入式 > 电路设计 > 详情

海思扩大采用Cadence Palladium XP平台 运用于移动和数字媒体SoC与ASIC开发

发布时间:2020-05-23 发布时间:
|

    【中国,2014年5月13日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布,海思半导体(HiSilicon Semi)进一步扩大采用Cadence® Palladium® XP 验证运算平台作为其仿真方案,运用于移动和数字媒体System-on-Chip (SoC) 与 ASIC开发。

    海思提供通信网络和数字媒体的ASICs 和 SoCs,包括网络监控,视频电话,数字视频广播与IPTV解决方案。这些市场的解决方案需要高水准质量与经得起磨练的硬件软件验证,同时也需要一个快速周转期,以满足极富挑战的面世时间需求。

    “我们扩大采用Palladium XP平台,是因为其高性能、灵活性、硬件和软件协同开发效率和能够缩短我们下一代移动设计上市时间的能力,” 海思图灵业务部副部长刁焱秋 表示。“另外Palladium XP的电源验证和分析能力也与我们越来越多的低功耗移动设计很好地相匹配。”



『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
SiFive和CEVA在机器学习处理器领域展开合作