搜索
每日签到
|
APP下载
|
登录
首页
研发技术
技术分类
嵌入式
模拟电子
电磁兼容
单片机
电池
电源
RF射频
传感器
显示-光电
FPGA/DSP
接口总线驱动
全部
前沿技术
高通5G手机芯片性能测评
高频小信号谐振放大电路时域与频域对比分析
高薪IC设计工程师是如何炼成的?
龙芯发布四款芯片:加速产业布局 中国芯大有可为
为什么我们要用隔离式放大器
热门技术文章
液晶显示器控制设计_含源程序代码
飞思卡尔数字压力传感器实现硬盘驱动存储容量增加
骁龙710为全新层级的智能手机提供用户所需的的顶级特性
解读西部电子设计行业四大亮点
节点转换成本升级,摩尔定律将在2014年被打破?
适用于WLAN IEEE80211a标准的双模前置分频器设计
行业应用
行业应用
医疗电子
物联网
智能电网
汽车电子
工业控制
AI
家电数码
热门应用
物联网网关是智能家居发展的重要支撑
齐聚澳门 ViewSonic优派助阵MDL Macau Dota 2 国际精英邀请赛
龙芯、飞腾、申威进入国企采购目录 但不应过度解读
绝缘电阻极化指数测量方法
阿特斯阳光电力加入 Intertek ‘卫星计划’
最新应用文章
区块链本体跨链技术设计方案解析
机器人技术电路设计图集锦
智能手环怎么用_智能手环使用教程
以IoT联接智能家居和楼宇
工业机器人控制系统由什么组成
绝缘电阻测试仪及兆欧表的组成和选用标准
电子论坛
社区导航
更多>
硬件设计讨论
电磁兼容&安规论坛
射频RF|微波技术
电源技术论坛
信号完整性SI/PI仿真
芯片SIP|封装设计
单片机|MCU论坛
ARM|DSP嵌入式论坛
物联网技术
FPGA|CPLD论坛
MATLAB论坛
器件选型&认证
Cadence Allegro论坛
Allegro Skill开发
Orcad|Concept论坛
Mentor Xpedition论坛
PADS PCB论坛
Altium Protel论坛
PCB封装库论坛
EDA365作品展
PCB生产工艺论坛
电子装联PCBA工艺&设备论坛
IPD流程管理
失效分析&可靠性
元器件国产化论坛
EDA365线下活动区
职业生涯
EDA365原创吧
巢粉引擎
电巢直播
研发资源
电子百科
器件手册
设计外包
EDA365 Skill
EDA365 Tools
Xilinx开发者社区
电巢
研发资源
>
标签
>
VerilogHDL
基于Verilog状态机的PLC背板总线协议接口芯片设计
设计了一组基于CPLD的PLC背板总线协议接口芯片.协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据.详细介绍了通过Verilog HDL语言设计状态机.协议帧控制器.FIFO控制器的过程.25MHz下背板总线工作稳定的...
嵌入式开发
|
cpld
VerilogHDL
PLC背板
发布时间:2020-07-06
硬件描述语言Verilog HDL设计进阶之:自动转换量程频率计控制器
4.7典型实例7:自动转换量程频率计控制器4.7.1实例内容及目标1.实例内容本实例使用VerilogHDL设计一个可自动转换量程的频率计控制器.在设计过程中.使用了状态机的设计方法.读者可根据综合实例6的流程将本实例的...
嵌入式开发
|
FPGA
VerilogHDL
频率计控制器
发布时间:2020-07-06
硬件描述语言Verilog HDL设计进阶之:有限状态机的设计原理及其代码风格
4.4有限状态机的设计原理及其代码风格由于Verilog HDL和 VHDL 行为描述用于综合的历史还只有短短的几年.可综合风格的Verilog HDL 和VHDL的语法只是它们各自语言的一个子集.又由于HDL的可综合性研究近年来非常活跃...
嵌入式开发
|
fsm
有限状态机
VerilogHDL
发布时间:2020-07-06
硬件描述语言Verilog HDL设计进阶之:使用函数实现简单的处理器
4.8典型实例8:使用函数实现简单的处理器4.8.1实例的内容及目标1.实例内容本实例使用VerilogHDL设计一个简单8位处理器.可以实现两个8位操作数的4种操作.在设计过程中.使用了函数调用的设计方法.2.实例目标通过...
嵌入式开发
|
FPGA
函数
处理器
VerilogHDL
发布时间:2020-07-06
硬件描述语言Verilog HDL设计进阶之:Verilog HDL高级语法结构--函数
4.3 Verilog HDL高级语法结构-函数(function)函数的目的是返回一个用于表达式的值.1.函数定义语法function 返回值的类型或范围>(函数名);端口说明语句> 变量类型说明语句>begin语句>...endendfunction请注意返回...
嵌入式开发
|
函数
VerilogHDL
Function
发布时间:2020-07-06
硬件描述语言Verilog HDL设计进阶之:task和function说明语句的区别
4.1task和function说明语句的区别task和function说明语句分别用来定义任务和函数.利用任务和函数可以把一个很大的程序模块分解成许多较小的任务和函数便于理解和调试.输入.输出和总线信号的值可以传入或传出任务...
嵌入式开发
|
VerilogHDL
Function
task
发布时间:2020-07-06
硬件描述语言Verilog HDL设计进阶之: 逻辑综合的原则以及可综合的代码设计风格
4.5逻辑综合的原则以及可综合的代码设计风格4.5.1 always块语言指导原则使用always块进行可综合的代码设计时需要注意以下几个问题.(1)每个always块只能有一个事件控制[@(event-expression)".而且要紧跟在always...
嵌入式开发
|
FPGA
VerilogHDL
逻辑综合
发布时间:2020-07-06
硬件描述语言Verilog HDL设计进阶之: Verilog HDL高级语法结构-任务
4.2 Verilog HDL高级语法结构--任务(TASK)如果传给任务的变量值和任务完成后接收结果的变量已定义.就可以用一条语句启动任务.任务完成以后控制就传回启动过程.如任务内部有定时控制.则启动的时间可以与控制返...
嵌入式开发
|
VerilogHDL
任务
task
发布时间:2020-07-06
硬件描述语言Verilog HDL设计进阶之: 典型实例-状态机应用
4.6典型实例6:状态机应用4.6.1实例的内容及目标1.实例的主要内容状态机设计是HDL设计里面的精华.几乎所有的设计里面都或多或少地使用了状态机的思想.状态机.顾名思义.就是一系列状态组成的一个循环机制.这样...
嵌入式开发
|
FPGA
状态机
VerilogHDL
发布时间:2020-07-06
VerilogHDL综合性设计
VerilogHDL综合性设计1 时钟安排选用上升沿触发的单时钟信号,尽量不使用混合触发的时钟信号.因为时钟周期在时序分析的过程中是关键问题,它还影响到时钟的频率.使用简单的时钟结构 利于时钟信号的分析和保持,避免在...
嵌入式开发
|
设计
VerilogHDL
综合性
发布时间:2020-07-03
1
2
3
4
下一页
尾 页
|
最新活动
一颗引发行业变革的红外芯片
|
相关标签
华清远见
FPGA
数字逻辑电路
Wishbone总线
led显示屏
CAM
同步设计
VHDL
|
热门文章
基于FPGA的空间存储器的纠错系统的设计
Verilog HDL基础之:条件语句
Verilog HDL基础之:Verilog HDL语言简介
硬件描述语言Verilog HDL设计进阶之: Verilog HDL高级语法结构—任务
基于VerilogHDL的小波滤波器的设计与实现