×
嵌入式 > 技术百科 > 详情

CEVA发布用于LTE-Advanced Pro和5G调制解调器的CEVA-X2 DSP

发布时间:2020-06-08 发布时间:
|

针对先进智慧互联设备的全球领先讯号处理IP授权许可厂商CEVA公司发表新款CEVA-X2 DSP处理器,此小型的高效处理器解决方案专为LTE-Advanced Pro及5G智慧手机的多载波、多标準数据机设计中极为复杂的PHY控制任务而设计。

CEVA-X2结合了强大DSP性能及有效的「控制」功能,包括减少代码长度和週期数,并结合先进的「系统控制」功能,例如提供具快取一致性及自动化硬体加速管理功能的多处理器支援。在DSP的重点在于PHY的控制处理之先进数据机工作负荷当中,像是PHY资料路径任务中的逐个通道测量及解码,并不需要在DSP上进行,CEVA-X2可提供比CEVA-X4 DSP改进30%至65%的晶片尺寸效率和改进10%至25%的功耗。CEVA-X2理想用于在PHY和MAC执行其他一系列的通讯标準,例如IEEE 802.15.4g、ZigBee、Thread、电力线通讯(PLC)等,为这些用例提供了结合出色功耗效率和小型晶片尺寸的优势。

CEVA无线事业部副总裁暨总经理Michael Boukaya表示:「创新的CEVA-X架构框架可消除企业在开发下一代数据机所面临的DSP『设计差距』,其中包括了针对LTE-Advanced Pro和5G标準的产品。许多现有的DSP架构根本不具备足够性能来有效满足这些高阶应用的需要,然而CEVA-X2 DSP带来的强大功能为多重RAT PHY控制处理任务所面临的关键挑战提供了解决方案,即使是最复杂的应用案例,都能确保提供卓越性能和功耗效率。」

CEVA-X2具有64位元的SIMD数据路径并支援五路 VLIW指令,以及一个十级的流水线,还支援定点运算和浮点运算操作。DSP配备了不亚于目前市面上最佳控制器的高阶功能,其中包括专用的32位元零延迟指令集架构(Instruction Set Architecture, ISA)、32位元硬体除法和乘法、动态分支预测和超快上下文交换。



『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
ADI 高精度低功耗精密放大器