×
嵌入式 > 技术百科 > 详情

TI与Altera联合推出适用于Arria V FPGA的完整开发套

发布时间:2020-06-04 发布时间:
|

 日前,德州仪器 (TI)与 Altera Corporation在国际微波技术研讨会 (the International Microwave Symposium) 上联合推出基于 Altera 28 纳米 Arria® V FPGA 的完整 RF 开发套件,简化 RF 系统原型设计。该模块化 Arria V FPGA RF 开发套件包含 RF 发射、接收和数字预失真反馈所需的全部软硬件,可将设计和确认无线基站、远程无线电头端以及军事无线电情报设备等 RF 系统所需的时间从数月缩短至几星期。

Arria V FPGA RF 开发套件可帮助 RF 开发人员获得 Altera 最新一代 28 纳米 FPGA和 TI 最新模数转换器 (ADC)、数模转换器 (DAC) 与时钟产品。该套件可提供比类似解决方案高 2.5 倍的发射与数字预失真反馈带宽,是业界首款支持高达 75 MHz 带宽的完整主/分集接收开发平台。

Arria V FPGA RF 开发套件的特性与优势:
• 28 纳米 Arria V FPGA:在为无线应用提供最低总功耗,且实现成本与性能的平衡;
• 高达 500 MHz 的发射与反馈带宽:支持 100 MHz 发射带宽与五阶预失真校正;
• 高达 75 MHz 的主/分集接收带宽:为满足多载波 3G 与 4G 标准的严格要求提供 14 位分辨率与 31.5 dB 增益范围;
• 低相位噪声分数锁相环 (PLL)/压控振荡器 (VCO):可为发射、接收与反馈混频器及调制器提供本地振荡器;
• 模块化设计:可快速方便地替换或集成评估板 (EVM)。

Arria V FPGA RF 开发套件包括 Arria V FPGA 开发板和以下 TI RF 组件:
• TSW30H84EVM:完整的 RF 发射参考设计,包括业界最低功耗 1.25 GSPS 4 通道 16 位 DAC— DAC34H84;
• TSW1266EVM:数字预失真反馈参考设计;
• TSW1265EVM:宽带双接收器参考设计,包括业界最低功耗双通道 14 位 ADC— ADS4249;
• TSW3065EVM:独立本地振荡器源,采用 TRF3765 整数及分数 PLL/VCO;
• HSMC-ADC-Bridge 与 ArriaV-TI-Adapter:可在 TI 及 Altera 硬件之间实现连接。

 

『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
MicrochipPIC18F2680TPMS方案