搜索
每日签到
|
APP下载
|
登录
首页
研发技术
技术分类
嵌入式
模拟电子
电磁兼容
单片机
电池
电源
RF射频
传感器
显示-光电
FPGA/DSP
接口总线驱动
全部
前沿技术
高通5G手机芯片性能测评
高频小信号谐振放大电路时域与频域对比分析
高薪IC设计工程师是如何炼成的?
龙芯发布四款芯片:加速产业布局 中国芯大有可为
为什么我们要用隔离式放大器
热门技术文章
液晶显示器控制设计_含源程序代码
飞思卡尔数字压力传感器实现硬盘驱动存储容量增加
骁龙710为全新层级的智能手机提供用户所需的的顶级特性
解读西部电子设计行业四大亮点
节点转换成本升级,摩尔定律将在2014年被打破?
适用于WLAN IEEE80211a标准的双模前置分频器设计
行业应用
行业应用
医疗电子
物联网
智能电网
汽车电子
工业控制
AI
家电数码
热门应用
物联网网关是智能家居发展的重要支撑
齐聚澳门 ViewSonic优派助阵MDL Macau Dota 2 国际精英邀请赛
龙芯、飞腾、申威进入国企采购目录 但不应过度解读
绝缘电阻极化指数测量方法
阿特斯阳光电力加入 Intertek ‘卫星计划’
最新应用文章
区块链本体跨链技术设计方案解析
机器人技术电路设计图集锦
智能手环怎么用_智能手环使用教程
以IoT联接智能家居和楼宇
工业机器人控制系统由什么组成
绝缘电阻测试仪及兆欧表的组成和选用标准
电子论坛
社区导航
更多>
硬件设计讨论
电磁兼容&安规论坛
射频RF|微波技术
电源技术论坛
信号完整性SI/PI仿真
芯片SIP|封装设计
单片机|MCU论坛
ARM|DSP嵌入式论坛
物联网技术
FPGA|CPLD论坛
MATLAB论坛
器件选型&认证
Cadence Allegro论坛
Allegro Skill开发
Orcad|Concept论坛
Mentor Xpedition论坛
PADS PCB论坛
Altium Protel论坛
PCB封装库论坛
EDA365作品展
PCB生产工艺论坛
电子装联PCBA工艺&设备论坛
IPD流程管理
失效分析&可靠性
元器件国产化论坛
EDA365线下活动区
职业生涯
EDA365原创吧
巢粉引擎
电巢直播
研发资源
电子百科
器件手册
设计外包
EDA365 Skill
EDA365 Tools
Xilinx开发者社区
电巢
研发资源
>
标签
>
virtex
virtex
...
|
相关技术
查看更多 >>
基于Virtex-5的Gbps无线通信基站设计
发布时间:2020-07-06
引言随着以TD-SCDMA为代表的3G移动通信全面进入商用部署.LTE标准基本完成.华为.爱立信成功实现LTE标准的现场演示[1].以LTE-A.IMT-Advanced为标准的下一代移动通信技术.标准与系统的研发也已经开始.国际电信联 ...
<全部>
嵌入式开发
|
virtex
无线通信基站
算法链路
79
基于ADSP21060和Virtex II的图像处理系统设计
发布时间:2020-07-01
图像处理系统多采用DSP阵列.DSP加FPGA/CPLD或单由FPGA/CPLD器件等方式构成.采用DSP阵列构成的图像处理系统.其优点是处理功能可以通过软件灵活修改.其缺点主要有功耗大.体积大.成本高,采用单由FPGA/CPLD等可编 ...
<全部>
DSP系统
|
图像处理系统
图像处理
virtex
图像
54
基于Virtex系列FPGA的可编程嵌入式信号处理背板的开发设计
发布时间:2020-06-30
现场可编程逻辑门阵列(FPGA)和高性能数字信号处理器(DSP)是高速信号处理领域两大关键器件.FPGA和DSP的运算速度及并行处理效能成为制约高速信号处理应用的主要因素.FPGA以其设计灵活性及硬件高密度性在高速信号处理 ...
<全部>
嵌入式开发
|
FPGA
信号处理
嵌入式
virtex
6
一种基于FPGA的多时钟片上网络研究与设计
发布时间:2020-06-23
在FPGA上设计一个高性能.灵活的.面积小的通信体系结构是一项巨大的挑战.大多数基于FPGA的片上网络都是运行在一个单一时钟下.随着FPGA 技术的发展.Xilinx 公司推出了Virtex-4 平台.该平台支持同一时间内32 个时 ...
<全部>
嵌入式开发
|
FPGA
通信
片上网络
virtex
多时钟
177
基于Xilinx FPGA的千兆以太网控制器的开发
发布时间:2020-06-22
1.千兆以太网技术简介以太网技术是当今应用广泛的网络技术.千兆以太网技术继承了以往以太网技术的许多优点.同时又具有许多新的特性.例如传输介质包括光纤和铜缆.使用8B/10B的编解码方案.采用载波扩展和分组突 ...
<全部>
嵌入式开发
|
FPGA
virtex
千兆以太网
94
在Virtex-5 FPGA芯片中使用CRC硬模块
发布时间:2020-06-22
数据损坏是与数据传输和存储有关的首要问题.只要是在通道上传输数据.就总会有出现某些错误的有限概率.关键是接收模块要能区分无错消息和有错消息.检错有多种方法.其中大多数都是专门为此目的引入冗余位.数据通 ...
<全部>
嵌入式开发
|
FPGA
CRC
Xilinx
virtex
100
Virtex5高性能FPGA的脉冲激光测距系统
发布时间:2020-06-19
1 引言传统激光脉冲时间测距系统常采用模拟电路阈值检测实现时刻鉴别.这种方法比较简单.但受脉冲幅度变化的影响较大.且对信噪比要求很高.当信噪比很低时.则无法实现测距功能.因此不用门控电路控制脉冲计数.而 ...
<全部>
嵌入式开发
|
FPGA
virtex
179
FPGA电路动态老化技术研究
发布时间:2020-06-16
1 引言 FPGA 是现场可编程门阵列(Field ProgrammingGate Array)的缩写.用户可以编写程序对FPGA内部的逻辑模块和I/O模块重新配置.以实现芯片的逻辑功能.近年来.FPGA芯片以其大规模.高集成度.高可靠性.投 ...
<全部>
技术百科
|
FPGA
Xilinx
virtex
老化
XQV100
69
赛灵思Virtex-7 H580T常见问题解答
发布时间:2020-06-16
1. 赛灵思发布了什么信息?· 赛灵思宣布开始发货全球首款3D异构All Programmable器件- Virtex-7 H580T FPGA.· Virtex-7 HT 采用赛灵思堆叠硅片互联 (SSI) 3D 中介层(interposer)技术.是业界带宽 ...
<全部>
技术百科
|
vivado
赛灵思
virtex
153
通过物理综合与优化提升设计性能
发布时间:2020-06-16
工艺技术的发展极大地提高了FPGA器件的密度.多个赛灵思Virtex系列中都包含了超过1百万系统门的器件.这种器件密度的提高和300mm晶圆片的使用.为FPGA批量生产创造了条件.曾经只能使用ASIC来实现的设计现在可以在可 ...
<全部>
嵌入式开发
|
virtex
最小化互连延迟
物理综合
19
上一个
下一个
|
最新活动
支持PCIe 6.0!国产时钟芯片的创新发展史
|
相关标签
FPGA
赛灵思
Xilinx
实现
soc
NEC
XQV100
通信
|
热门文章
350亿个晶体管.900万个系统逻辑单元.赛灵思最大FPGA出炉
基于Virtex系列FPGA的可编程嵌入式信号处理背板的开发设计
在Virtex-5 FPGA芯片中使用CRC硬模块
通过物理综合与优化提升设计性能
S2C扩充Virtex-7快速原型验证产品系列