搜索
每日签到
|
APP下载
|
登录
首页
研发技术
技术分类
嵌入式
模拟电子
电磁兼容
单片机
电池
电源
RF射频
传感器
显示-光电
FPGA/DSP
接口总线驱动
全部
前沿技术
高通5G手机芯片性能测评
高频小信号谐振放大电路时域与频域对比分析
高薪IC设计工程师是如何炼成的?
龙芯发布四款芯片:加速产业布局 中国芯大有可为
为什么我们要用隔离式放大器
热门技术文章
液晶显示器控制设计_含源程序代码
飞思卡尔数字压力传感器实现硬盘驱动存储容量增加
骁龙710为全新层级的智能手机提供用户所需的的顶级特性
解读西部电子设计行业四大亮点
节点转换成本升级,摩尔定律将在2014年被打破?
适用于WLAN IEEE80211a标准的双模前置分频器设计
行业应用
行业应用
医疗电子
物联网
智能电网
汽车电子
工业控制
AI
家电数码
热门应用
物联网网关是智能家居发展的重要支撑
齐聚澳门 ViewSonic优派助阵MDL Macau Dota 2 国际精英邀请赛
龙芯、飞腾、申威进入国企采购目录 但不应过度解读
绝缘电阻极化指数测量方法
阿特斯阳光电力加入 Intertek ‘卫星计划’
最新应用文章
区块链本体跨链技术设计方案解析
机器人技术电路设计图集锦
智能手环怎么用_智能手环使用教程
以IoT联接智能家居和楼宇
工业机器人控制系统由什么组成
绝缘电阻测试仪及兆欧表的组成和选用标准
电子论坛
社区导航
更多>
硬件设计讨论
电磁兼容&安规论坛
射频RF|微波技术
电源技术论坛
信号完整性SI/PI仿真
芯片SIP|封装设计
单片机|MCU论坛
ARM|DSP嵌入式论坛
物联网技术
FPGA|CPLD论坛
MATLAB论坛
器件选型&认证
Cadence Allegro论坛
Allegro Skill开发
Orcad|Concept论坛
Mentor Xpedition论坛
PADS PCB论坛
Altium Protel论坛
PCB封装库论坛
EDA365作品展
PCB生产工艺论坛
电子装联PCBA工艺&设备论坛
IPD流程管理
失效分析&可靠性
元器件国产化论坛
EDA365线下活动区
职业生涯
EDA365原创吧
巢粉引擎
电巢直播
研发资源
电子百科
器件手册
设计外包
EDA365 Skill
EDA365 Tools
Xilinx开发者社区
电巢
研发资源
>
标签
>
时钟恢复
时钟恢复
...
|
相关技术
一种时钟与功耗管理控制器的硬件实现
发布时间:2020-06-30
引言 在SoC芯片设计中.功耗是微处理器芯片是否成功的重要标准之一.同时.作为一个庞大的数字电路系统.处理器芯片的时钟架构及其控制也将变得尤为重要.将直接影响到芯片的功耗.基于以上考虑.整个芯片的时钟 ...
<全部>
DSP系统
|
控制器
数字信号处理
pmc
功耗
时钟源
时钟频率
时钟恢复
仿真波形
APB
HSIM
123
一种基于PLL的测试测量时钟恢复方案
发布时间:2020-06-24
不管是放到测试设置中.还是作为被测设备的一部分.时钟恢复都在进行准确的测试测量时发挥着重要作用.由于大多数千兆位通信系统都是同步系统.因此系统内部的数据都使用公共时钟定时.不管是沿着几英寸的电路板传送 ...
<全部>
嵌入式开发
|
pll
测试测量
时钟恢复
100
宽频带数字锁相环的设计及基于FPGA的实现
发布时间:2020-06-18
引言数字锁相环(DPLL)技术在数字通信.无线电电子学等众多领域得到了极为广泛的应用.与传统的模拟电路实现的PLL相比.DPLL具有精度高.不受温度和电压影响.环路带宽和中心频率编程可调.易于构建高阶锁相环等优点 ...
<全部>
嵌入式开发
|
FPGA
时钟恢复
宽频带
DPLL
数字环路滤波器
75
自动反馈调节时钟恢复电路设计
发布时间:2020-06-13
0 引言信息技术的迅猛发展使得人们对数据传输交换的速度要求越来越高.因此.各种高速接口总线规范应运而生.从USBl.1到USB3.0.从PATA到SATA.从PCI总线到PCI―Express.其接口总线速度也由最初的Kbyte发展到现在 ...
<全部>
嵌入式开发
|
时钟
电路设计
pll
CDR
时钟恢复
高速串行总线
自动
反馈
调节
恢复
自动反馈
183
一种基于PLL的测试测量时钟恢复方案
发布时间:2020-05-20
不管是放到测试设置中.还是作为被测设备的一部分.时钟恢复都在进行准确的测试测量时发挥着重要作用.由于大多数千兆位通信系统都是同步系统.因此系统内部的数据都使用公共时钟定时.不管是沿着几英寸的电路板传送 ...
<全部>
嵌入式开发
|
pll
测试测量
时钟恢复
1
时钟是怎么恢复的?
发布时间:2020-05-16
对于高速的串行总线来说.一般情况下都是通过数据编码把时钟信息嵌入到传输的数据流里.然后在接收端通过时钟恢复把时钟信息提取出来.并用这个恢复出来的时钟对数据进行采样.因此时钟恢复电路对于高速串行信号的传 ...
<全部>
可编程逻辑
|
pll
时钟恢复
61
上一个
下一个
|
最新活动
支持PCIe 6.0!国产时钟芯片的创新发展史
|
相关标签
pll
测试测量
功耗
APB
DPLL
CDR
调节
设计方案
|
热门文章
自动反馈调节时钟恢复电路设计
宽频带数字锁相环的设计及基于FPGA的实现
时钟是怎么恢复的?
一种时钟与功耗管理控制器的硬件实现
一种基于PLL的测试测量时钟恢复方案