×
FPGA/DSP > 可编程逻辑 > 详情

创建ZYNQ处理器设计和Logic Analyzer的使用

发布时间:2020-07-09 发布时间:
|

我们的目的是创建一个Zynq Soc处理器设计,并用Logic Analyzer来调试我们感兴趣的信号。

首先,打开Vivado,创建一个工程。

 

添加这几个IP核,

点击Run Connection Automation,让软件自动帮我们连起来。在打开的对话框中选择ALL Automation,


ok,软件自动连接起来,

如果要观察感兴趣的信号,这里先右键--Generate Output Products,Create HDL Wrapper,编译,执行完成后,选择感兴趣的信号,右键-Mark,

 

那么Block框图中会有变化,如图,两只虫,

执行Set Up Debug,刚才标记的信号就会出现,

 

next,进行设置采样深度,

 

接着执行Implement Design 和 Generate Bitstream。完成后导出到SDK,


 

未完待续。。。


『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

热门文章 更多
FPGA的电机测速系统电路设计