×
搜索
每日签到
|
APP下载
|
登录
首页
研发技术
技术分类
嵌入式
模拟电子
电磁兼容
单片机
电池
电源
RF射频
传感器
显示-光电
FPGA/DSP
接口总线驱动
全部
前沿技术
高通5G手机芯片性能测评
高频小信号谐振放大电路时域与频域对比分析
高薪IC设计工程师是如何炼成的?
龙芯发布四款芯片:加速产业布局 中国芯大有可为
为什么我们要用隔离式放大器
热门技术文章
液晶显示器控制设计_含源程序代码
飞思卡尔数字压力传感器实现硬盘驱动存储容量增加
骁龙710为全新层级的智能手机提供用户所需的的顶级特性
解读西部电子设计行业四大亮点
节点转换成本升级,摩尔定律将在2014年被打破?
适用于WLAN IEEE80211a标准的双模前置分频器设计
行业应用
行业应用
医疗电子
物联网
智能电网
汽车电子
工业控制
AI
家电数码
热门应用
物联网网关是智能家居发展的重要支撑
齐聚澳门 ViewSonic优派助阵MDL Macau Dota 2 国际精英邀请赛
龙芯、飞腾、申威进入国企采购目录 但不应过度解读
绝缘电阻极化指数测量方法
阿特斯阳光电力加入 Intertek ‘卫星计划’
最新应用文章
区块链本体跨链技术设计方案解析
机器人技术电路设计图集锦
智能手环怎么用_智能手环使用教程
以IoT联接智能家居和楼宇
工业机器人控制系统由什么组成
绝缘电阻测试仪及兆欧表的组成和选用标准
电子论坛
社区导航
更多>
硬件设计讨论
电磁兼容&安规论坛
射频RF|微波技术
电源技术论坛
信号完整性SI/PI仿真
芯片SIP|封装设计
单片机|MCU论坛
ARM|DSP嵌入式论坛
物联网技术
FPGA|CPLD论坛
MATLAB论坛
器件选型&认证
Cadence Allegro论坛
Allegro Skill开发
Orcad|Concept论坛
Mentor Xpedition论坛
PADS PCB论坛
Altium Protel论坛
PCB封装库论坛
EDA365作品展
PCB生产工艺论坛
电子装联PCBA工艺&设备论坛
IPD流程管理
失效分析&可靠性
元器件国产化论坛
EDA365线下活动区
职业生涯
EDA365原创吧
巢粉引擎
电巢直播
研发资源
电子百科
器件手册
设计外包
EDA365 Skill
EDA365 Tools
Xilinx开发者社区
电巢
研发资源
>
标签
>
环形振荡器
环形振荡器
...
|
相关技术
AVR单片机锁死问题
发布时间:2020-07-10
1.用一信号发生器.其输出端接单片机的AXTAL1脚上.地端接单片机的地.发生器输出数兆至数十兆的方波.将程序下载进单片机(单片机不接电源).下载成功后把熔丝位和晶振选择设置正确.要是再下载成功就恢复了.2.自 ...
<全部>
嵌入式开发
|
信号发生器
AVR单片机
环形振荡器
锁死问题
197
基于DSP内嵌PLL中的CMOS压控环形振荡器设计
发布时间:2020-07-06
1 引言在现代高性能DSP芯片设计中.锁相环(PLL)被广泛用作片内时钟发生器.实现相位同步及时钟倍频.压控振荡器(VCO)作为PLL电路的关键模块.其性能将直接决定PLL的整体工作质量.目前.在CMOS工艺中实现的VCO主要有 ...
<全部>
嵌入式开发
|
DSP
CMOS
pll
环形振荡器
42
DSP内嵌PLL中的CMOS压控环形振荡器设计
发布时间:2020-06-30
1 引言 在现代高性能DSP芯片设计中.锁相环(PLL)被广泛用作片内时钟发生器.实现相位同步及时钟倍频.压控振荡器(VCO)作为PLL电路的关键模块.其性能将直接决定PLL的整体工作质量.目前.在CMOS工艺中实现的VCO主 ...
<全部>
DSP系统
|
锁相环
压控振荡器
中心频率
环形振荡器
调节线性度
延迟单元
调节范围
电路结
90
基于CPLD的片内环形振荡器的设计方案
发布时间:2020-06-23
本文介绍一种通用的基于CPLD的片内振荡器设计方法.它基于环形振荡器原理.只占用片上普通逻辑资源(LE).无需使用专用逻辑资源(如MaxII中的UFM).从而提高了芯片的资源利用率,振荡频率可在一定范围内调整.振荡输出 ...
<全部>
嵌入式开发
|
soc
cpld
环形振荡器
159
用于以太网物理层时钟同步PLL的VCO设计
发布时间:2020-06-13
摘要:研究了一种基于以太网物理层时钟同步的高带宽低噪声压控振荡器(VCO).该VCO采用交叉耦合的电流饥饿型环形振荡器.通过级联11级环路电路和改善其控制电压变换电路.优化了VCO的输出频率范围以及降低了输出时钟 ...
<全部>
技术百科
|
时钟同步
vco
环形振荡器
电流饥饿型
19
AVR单片机锁死问题
发布时间:2020-06-04
1.用一信号发生器.其输出端接单片机的AXTAL1脚上.地端接单片机的地.发生器输出数兆至数十兆的方波.将程序下载进单片机(单片机不接电源).下载成功后把熔丝位和晶振选择设置正确.要是再下载成功就恢复了.2.自 ...
<全部>
单片机程序设计
|
信号发生器
AVR单片机
环形振荡器
锁死问题
175
基于CPLD的片内环形振荡器的设计方案
发布时间:2020-05-21
本文介绍一种通用的基于CPLD的片内振荡器设计方法.它基于环形振荡器原理.只占用片上普通逻辑资源(LE).无需使用专用逻辑资源(如MaxII中的UFM).从而提高了芯片的资源利用率,振荡频率可在一定范围内调整.振荡输出 ...
<全部>
嵌入式开发
|
soc
cpld
环形振荡器
61
上一个
下一个
|
最新活动
国产PCIe Retimer芯片!破解高速传输信号完整性难题
|
相关标签
信号发生器
AVR单片机
锁死问题
soc
cpld
压控振荡器
调节范围
时钟同步
|
热门文章
AVR单片机锁死问题
基于CPLD的片内环形振荡器的设计方案
用于以太网物理层时钟同步PLL的VCO设计
DSP内嵌PLL中的CMOS压控环形振荡器设计
基于DSP内嵌PLL中的CMOS压控环形振荡器设计