搜索
每日签到
|
APP下载
|
登录
首页
研发技术
技术分类
嵌入式
模拟电子
电磁兼容
单片机
电池
电源
RF射频
传感器
显示-光电
FPGA/DSP
接口总线驱动
全部
前沿技术
高通5G手机芯片性能测评
高频小信号谐振放大电路时域与频域对比分析
高薪IC设计工程师是如何炼成的?
龙芯发布四款芯片:加速产业布局 中国芯大有可为
为什么我们要用隔离式放大器
热门技术文章
液晶显示器控制设计_含源程序代码
飞思卡尔数字压力传感器实现硬盘驱动存储容量增加
骁龙710为全新层级的智能手机提供用户所需的的顶级特性
解读西部电子设计行业四大亮点
节点转换成本升级,摩尔定律将在2014年被打破?
适用于WLAN IEEE80211a标准的双模前置分频器设计
行业应用
行业应用
医疗电子
物联网
智能电网
汽车电子
工业控制
AI
家电数码
热门应用
物联网网关是智能家居发展的重要支撑
齐聚澳门 ViewSonic优派助阵MDL Macau Dota 2 国际精英邀请赛
龙芯、飞腾、申威进入国企采购目录 但不应过度解读
绝缘电阻极化指数测量方法
阿特斯阳光电力加入 Intertek ‘卫星计划’
最新应用文章
区块链本体跨链技术设计方案解析
机器人技术电路设计图集锦
智能手环怎么用_智能手环使用教程
以IoT联接智能家居和楼宇
工业机器人控制系统由什么组成
绝缘电阻测试仪及兆欧表的组成和选用标准
电子论坛
社区导航
更多>
硬件设计讨论
电磁兼容&安规论坛
射频RF|微波技术
电源技术论坛
信号完整性SI/PI仿真
芯片SIP|封装设计
单片机|MCU论坛
ARM|DSP嵌入式论坛
物联网技术
FPGA|CPLD论坛
MATLAB论坛
器件选型&认证
Cadence Allegro论坛
Allegro Skill开发
Orcad|Concept论坛
Mentor Xpedition论坛
PADS PCB论坛
Altium Protel论坛
PCB封装库论坛
EDA365作品展
PCB生产工艺论坛
电子装联PCBA工艺&设备论坛
IPD流程管理
失效分析&可靠性
元器件国产化论坛
EDA365线下活动区
职业生涯
EDA365原创吧
巢粉引擎
电巢直播
研发资源
电子百科
器件手册
设计外包
EDA365 Skill
EDA365 Tools
Xilinx开发者社区
电巢
研发资源
>
标签
>
逻辑单元
逻辑单元
...
|
相关技术
关于FPGA学习的一些误区
发布时间:2021-06-24
FPGA为什么是可以编程的?恐怕很多菜鸟不知道.他们也不想知道.因为他们觉得这是无关紧要的.他们潜意识的认为可编程嘛.肯定就是像写软件一样啦.软件编程的思想根深蒂固.看到Verilog或者VHDL就像看到C语言或者其 ...
<全部>
其他资讯
|
逻辑单元
FGPA
12
数字电子技术之逻辑门电路的讲解
发布时间:2020-11-11
数字电路设计中逻辑门是最基本的运算单元.其中与门.或门和非门是最基本的逻辑门单元.但实际设计中用到的逻辑往往比与.或.非复杂得多.不过它们都可以利用与.或.非门组合实现.比如与非门.或非门.异或门和同 ...
<全部>
放大器-比较器-模拟开关
|
数字电路
逻辑单元
200
分析FPGA的基本结构
发布时间:2020-07-06
一.FPGA的基本结构FPGA由6部分组成.分别为可编程输入/输出单元.基本可编程逻辑单元.嵌入式块RAM.丰富的布线资源.底层嵌入功能单元和内嵌专用硬核等.每个单元简介如下:1.可编程输入/输出单元(I/O单元)目前 ...
<全部>
嵌入式开发
|
FPGA
逻辑单元
RAM
硬核
输入/输出
188
如何写代码减少逻辑单元的使用数量
发布时间:2020-07-01
一....尽量不要使用大于小于这样的判断语句, 这样会明显增加使用的逻辑单元数量 .看一下报告,资源使用差别很大. 例程:always@(posedge clk) begin count1=count1+1; if(count1==10000000) feng=1; //no_ring else if ...
<全部>
嵌入式开发
|
逻辑单元
代码
80
从磁性随机存取存储器到磁性逻辑单元
发布时间:2020-06-22
磁性随机存取存储器(MRAM)是一种非易失性存储器技术.正在作为一种主流的数据存储技术被业界所广泛接受.它集成了一个磁阻器件和一个硅基选择矩阵.MRAM的关键属性有非易失性.低电压工作.无限次读写的耐用性.快速 ...
<全部>
嵌入式开发
|
逻辑单元
MRAM
随机存取
108
台积电.Altera合推UBM-free WLCSP封装技术
发布时间:2020-06-22
Altera公司与台积电合作.推出一项创新的无凸块底层金属(UBM-free)晶圆级晶片尺寸封装(WLCSP)技术.为Altera的MAX 10 FPGA产品提供更优异的品质.可靠性与整合度;双方并藉由独特的封装创新技术进一步扩展在55奈米嵌 ...
<全部>
技术百科
|
逻辑单元
感测器
64
关于FPGA芯片命名规则的解释
发布时间:2020-05-16
1.对于Xilinx 芯片:XC7VX485T是芯片型号.表示属于Xilinx公司的V7系列的芯片.485T表示其有48.5万个逻辑单元.-2表示速度等级.对于Xilinx FPGA 来说.一般有-1.-2.-3三个等级.值越大.速度越高.FFG表示封装方 ...
<全部>
可编程逻辑
|
FPGA
逻辑单元
148
如何写代码减少逻辑单元的使用数量
发布时间:2020-05-15
一....尽量不要使用"大于""小于"这样的判断语句, 这样会明显增加使用的逻辑单元数量 .看一下报告,资源使用差别很大. 例程:always@(posedge clk) begin count1=count1+1; if(count1==10000000) feng=1 ...
<全部>
可编程逻辑
|
逻辑单元
代码
23
德州仪器为降低噪声和系统功耗推出新一代逻辑单元
发布时间:2024-11-22
电气噪声可能是设计师最不想碰到的噩梦.从而会导致系统异常运行.甚至导致难以跟踪的故障.在传统的CMOS逻辑中.噪声会导致信号振荡.从而导致更高的电流消耗甚至产生信号错误.这些错误最终会导致系统故障 ...
<全部>
ESD
|
德州仪器
逻辑单元
降低噪声
59
上一个
下一个
|
最新活动
支持PCIe 6.0!国产时钟芯片的创新发展史
|
相关标签
FPGA
代码
输入/输出
降低噪声
感测器
FGPA
MRAM
数字电路
|
热门文章
从磁性随机存取存储器到磁性逻辑单元
台积电.Altera合推UBM-free WLCSP封装技术
如何写代码减少逻辑单元的使用数量
关于FPGA芯片命名规则的解释
数字电子技术之逻辑门电路的讲解