《全球精品发布会》首期圆满落幕,库觅燃爆全场!
基于FPGA的键盘扫描模块的设计 引言在现代的个人计算机系统中.一般都采用通用的标准键盘(如:标准101/102键盘或Microsoft自然PS/2键盘)来实现人与计算机之间的接口交互.从而将需要的各种数据和指令等信息都通过键盘来输人计算机川.但是.各种嵌
基于FPGA的34位串行编码设计 新型舰艇或航空系统中所装电子设备数量较多.布局紧凑.易造成系统内部电磁干扰.普通数字信号不能够满足可靠传输的要求.对普通串行码进行调制后传输信息.可使信号的抗干扰性能大大增加.RS232.RS422.RS485以及A
如何有效防止FPGA设计被克隆? 据估计.目前盛行的假冒电子产品已经占到整个市场份额的10%.这一数据得到了美国反灰色市场和反假冒联盟(AGMA)的支持.AGMA是由惠普.思科和其它顶级电子OEM公司组成的一个行业组织.据该组织估计.制造商因盗版造成
硬件描述语言Verilog HDL设计进阶之:自动转换量程频率计控制器 4.7典型实例7:自动转换量程频率计控制器4.7.1实例内容及目标1.实例内容本实例使用VerilogHDL设计一个可自动转换量程的频率计控制器.在设计过程中.使用了状态机的设计方法.读者可根据综合实例6的流程将本实例的
FPGA协处理器实现代码加速的设计 当今的设计工程师受到面积.功率和成本的约束.不能采用GHz级的计算机实现嵌入式设计.在嵌入式系统中.通常是由相对数量较少的算法决定最大的运算需求.使用设计自动化工具可以将这些算法快速转换到硬件协处理器中
Verilog HDL基础之:赋值语句和块语句 非阻塞赋值和阻塞赋值在Verilog HDL语言中.信号有两种赋值方式:非阻塞(Non_Blocking)赋值方式和阻塞(Blocking)赋值方式.(1)非阻塞赋值方式.典型语句:b = a;① 块结束后才完成赋值操作.② b的值并不是立刻
VHDL设计中电路优化问题 近年来.随着集成电路技术和EDA技术的不断发展.集设计.模拟.综合和测试功能为一体的VHDL语言.已作为IEEE标准化的硬件描述语言.由于其在语法和风格上类似于现代高级汇编语言.具有良好的可读性.描述能力强,设计