搜索
每日签到
|
APP下载
|
登录
首页
研发技术
技术分类
嵌入式
模拟电子
电磁兼容
单片机
电池
电源
RF射频
传感器
显示-光电
FPGA/DSP
接口总线驱动
全部
前沿技术
高通5G手机芯片性能测评
高频小信号谐振放大电路时域与频域对比分析
高薪IC设计工程师是如何炼成的?
龙芯发布四款芯片:加速产业布局 中国芯大有可为
为什么我们要用隔离式放大器
热门技术文章
液晶显示器控制设计_含源程序代码
飞思卡尔数字压力传感器实现硬盘驱动存储容量增加
骁龙710为全新层级的智能手机提供用户所需的的顶级特性
解读西部电子设计行业四大亮点
节点转换成本升级,摩尔定律将在2014年被打破?
适用于WLAN IEEE80211a标准的双模前置分频器设计
行业应用
行业应用
医疗电子
物联网
智能电网
汽车电子
工业控制
AI
家电数码
热门应用
物联网网关是智能家居发展的重要支撑
齐聚澳门 ViewSonic优派助阵MDL Macau Dota 2 国际精英邀请赛
龙芯、飞腾、申威进入国企采购目录 但不应过度解读
绝缘电阻极化指数测量方法
阿特斯阳光电力加入 Intertek ‘卫星计划’
最新应用文章
区块链本体跨链技术设计方案解析
机器人技术电路设计图集锦
智能手环怎么用_智能手环使用教程
以IoT联接智能家居和楼宇
工业机器人控制系统由什么组成
绝缘电阻测试仪及兆欧表的组成和选用标准
电子论坛
社区导航
更多>
硬件设计讨论
电磁兼容&安规论坛
射频RF|微波技术
电源技术论坛
信号完整性SI/PI仿真
芯片SIP|封装设计
单片机|MCU论坛
ARM|DSP嵌入式论坛
物联网技术
FPGA|CPLD论坛
MATLAB论坛
器件选型&认证
Cadence Allegro论坛
Allegro Skill开发
Orcad|Concept论坛
Mentor Xpedition论坛
PADS PCB论坛
Altium Protel论坛
PCB封装库论坛
EDA365作品展
PCB生产工艺论坛
电子装联PCBA工艺&设备论坛
IPD流程管理
失效分析&可靠性
元器件国产化论坛
EDA365线下活动区
职业生涯
EDA365原创吧
巢粉引擎
电巢直播
研发资源
电子百科
器件手册
设计外包
EDA365 Skill
EDA365 Tools
Xilinx开发者社区
电巢
研发资源
>
标签
>
HLS
HLS
...
|
相关技术
HLS高阶综合的定义及挑战
发布时间:2021-05-17
HLS高阶综合的定义及挑战-HLS高阶综合(high level synthesis)在被广泛使用之前.作为商业技术其实已经存在了20多年.设计团队对于这项技术可以说呈现出两极化的态度:要么坚信它是先进技术之翘楚.要么对其持谨慎怀疑态度. ...
<全部>
可编程逻辑
|
数字电路
HLS
74
先进制程SoC设计兴革 HLS开发工具崭露头角
发布时间:2020-06-05
系统单晶片(SoC)微架构设计方法兴起新变革.随着半导体制程迈入16奈米与鳍式场效电晶体(FinFET)世代.SoC的设计已变得更为复杂.促使电子设计自动化(EDA)和现场可编程闸阵列(FPGA)厂商.竞相推出各种高阶层合成(HLS) ...
<全部>
技术百科
|
soc
开发工具
HLS
3
硅谷探秘:EDA公司Calypto与其革新设计工具Catapult HLS
发布时间:2020-05-25
在EDA的王国里.不但有Cadence.Synopsys.Mentor这样的大佬.一些年轻的玩家们同样迸发活力并且成长的朝气蓬勃.Calypto公司就是其中的一个好例子. Calypto是一家专注于衔接电子系统级设计和集成电路实现的EDA ...
<全部>
电路设计
|
HLS
ESL
146
强化DPD演算效能 SoC FPGA提升蜂巢网络设备整合度
发布时间:2020-05-16
蜂巢式网络服务供应商对降低营运成本的需求愈来愈迫切.因此现场可编程门阵列(FPGA)业者推出整合嵌入式处理器的SoC FPGA方案.并导入效能更高的数字预失真(DPD)演算法.协助网络设备制造商以更低功耗及成本.打 ...
<全部>
可编程逻辑
|
FPGA
无线网络
赛灵思
HLS
SoC FPGA
196
FPGA专家教您如何在FPGA设计中使用HLS
发布时间:2020-05-15
Luke Miller并非一开始就是HLS(高层次综合)的倡导者.在使用早期的工具版本的时候.他似乎有过一些糟糕的经历.他写道: [--我的心筑起心墙.我需要帮助."幸运的是.现在的他似乎已经通过了一个12步HLS培训活动. ...
<全部>
可编程逻辑
|
FPGA
fpga设计
HLS
186
使用教程分享连载:在Zynq AP SoC设计中高效使用HLS IP(二)
发布时间:2020-05-15
概述对于硬件加速模块来说.这些硬件加速模块会消耗源于CPU存储器的数据.并且以streaming方式产生数据.本文使用Vivado HLS和xfft IP模块(在IP Integrator使用HLS IP那节用过).这些模块是连接到HP0的AXI4从端口 ...
<全部>
可编程逻辑
|
soc
Zynq
HLS
硬件加速
64
使用教程分享:在Zynq AP SoC设计中高效使用HLS IP(一)
发布时间:2020-05-15
概述高层次综合设计最常见的的使用就是为CPU创建一个加速器.将在CPU中执行的代码移动到FPGA可编程逻辑去提高性能.本文展示了如何在Zynq AP SoC设计中使用HLS IP.在Zynq器件应用Vivado HLS IP这里集成了HLS IP和由 ...
<全部>
可编程逻辑
|
soc
Zynq
HLS
25
C++中常用的复合数据类型在Vivado Hls中的应用方法
发布时间:2020-05-15
在C++中常用的复合数据类型.一种是结构体.另一种就是枚举类型.struct对于struct来说.如果出现在顶层函数.并作为顶层函数参数的时候.struct里的scalar变量就会被映射scalar类型的端口.数组就会被映射为相应的m ...
<全部>
可编程逻辑
|
vivado
C++
HLS
128
Vivado环境下如何在IP Integrator中正确使用HLS IP
发布时间:2020-05-15
概叙通常来说.我们不仅要用高级综合package RTL.还可以利用内部IP Integrator.本文是一个复杂的FFT数据块的设计.介绍如何设计HLS IP.并且在IP Integrator中使用它来作一个设计--这里生成两个HLS blocks的IP.并 ...
<全部>
可编程逻辑
|
vivado
Xilinx
FFT
HLS
200
FPGA设计中的HLS 工具应用
发布时间:2020-05-15
1 概述在集成电路行业飞速发展的今天.缩短产品开发的周期而又不牺牲验证过程.这不可避免地成为了商业市场的一个关键因素.Xilinx Vivado High Level Synthesis (即Vivado HLS.高层综合).这个工具直接使用C.C+ ...
<全部>
可编程逻辑
|
FPGA
verilog
HLS
18
上一个
下一个
|
最新活动
支持PCIe 6.0!国产时钟芯片的创新发展史
|
相关标签
FPGA
vivado
soc
Xilinx
Zynq
C++
verilog
开发工具
|
热门文章
先进制程SoC设计兴革 HLS开发工具崭露头角
强化DPD演算效能 SoC FPGA提升蜂巢网络设备整合度
使用教程分享:在Zynq AP SoC设计中高效使用HLS IP(一)
C++中常用的复合数据类型在Vivado Hls中的应用方法
FPGA设计中的HLS 工具应用