搜索
每日签到
|
APP下载
|
登录
首页
研发技术
技术分类
嵌入式
模拟电子
电磁兼容
单片机
电池
电源
RF射频
传感器
显示-光电
FPGA/DSP
接口总线驱动
全部
前沿技术
高通5G手机芯片性能测评
高频小信号谐振放大电路时域与频域对比分析
高薪IC设计工程师是如何炼成的?
龙芯发布四款芯片:加速产业布局 中国芯大有可为
为什么我们要用隔离式放大器
热门技术文章
液晶显示器控制设计_含源程序代码
飞思卡尔数字压力传感器实现硬盘驱动存储容量增加
骁龙710为全新层级的智能手机提供用户所需的的顶级特性
解读西部电子设计行业四大亮点
节点转换成本升级,摩尔定律将在2014年被打破?
适用于WLAN IEEE80211a标准的双模前置分频器设计
行业应用
行业应用
医疗电子
物联网
智能电网
汽车电子
工业控制
AI
家电数码
热门应用
物联网网关是智能家居发展的重要支撑
齐聚澳门 ViewSonic优派助阵MDL Macau Dota 2 国际精英邀请赛
龙芯、飞腾、申威进入国企采购目录 但不应过度解读
绝缘电阻极化指数测量方法
阿特斯阳光电力加入 Intertek ‘卫星计划’
最新应用文章
区块链本体跨链技术设计方案解析
机器人技术电路设计图集锦
智能手环怎么用_智能手环使用教程
以IoT联接智能家居和楼宇
工业机器人控制系统由什么组成
绝缘电阻测试仪及兆欧表的组成和选用标准
电子论坛
社区导航
更多>
硬件设计讨论
电磁兼容&安规论坛
射频RF|微波技术
电源技术论坛
信号完整性SI/PI仿真
芯片SIP|封装设计
单片机|MCU论坛
ARM|DSP嵌入式论坛
物联网技术
FPGA|CPLD论坛
MATLAB论坛
器件选型&认证
Cadence Allegro论坛
Allegro Skill开发
Orcad|Concept论坛
Mentor Xpedition论坛
PADS PCB论坛
Altium Protel论坛
PCB封装库论坛
EDA365作品展
PCB生产工艺论坛
电子装联PCBA工艺&设备论坛
IPD流程管理
失效分析&可靠性
元器件国产化论坛
EDA365线下活动区
职业生涯
EDA365原创吧
巢粉引擎
电巢直播
研发资源
电子百科
器件手册
设计外包
EDA365 Skill
EDA365 Tools
Xilinx开发者社区
电巢
研发资源
>
标签
>
SerDes
SerDes
...
|
相关技术
查看更多 >>
高速Serdes技术的发展趋势和挑战
发布时间:2022-09-01
本文回顾了Serdes的发展历程.提出了Serdes技术分代及其特点.讲述当前国内外Serdes的技术现状.以及Serdes技术的发展趋势.对Serdes架构和各模块技术演变.关键技术挑战进行了分析.并从协议.电路设计.信号完整性 ...
<全部>
技术百科
|
SerDes
电路设计
信号完整性
协议
发展趋势
21
谈谈SerDes的历史与分类.你究竟需要何种SerDes
发布时间:2021-11-13
本文作者:Cadence的Paul McLellan早在20世纪60年代.当时在IBM工作的E.Rent注意到集成电路上使用的管教数P和集成电路上的晶体管门数G之间有一种联系.其中管脚数P等于cGR.c和R是常数.实际上.传统上用希腊语rho代 ...
<全部>
总线
|
SerDes
Cadence
68
低成本FPGA集成收发器,市场应用大幅拓展
发布时间:2021-06-08
Altera第四代产品线.包括Stratix IV以及ArriaII都已发布一段时间了.近期.其低端器件Cyclone系列也推出了第四代产品.包括Cyclone IV GX以及Cyclone IV E两个产品.Cyclone IV GX定位于业界首款带收发器的低成本. ...
<全部>
图像处理
|
SerDes
FPGA
收发器
altera
Cyclone
171
安华高科技推出支持Intel QuickPath互连规格的SerDes
发布时间:2020-11-18
Avago Technologies(安华高科技)宣布.推出业内第一款符合Intel QuickPath互连规格的SerDes(串行/解串)知识产权(IP)产品.通过90纳米(nm) CMOS展现Intel QuickPath互连支持.Avago让服务器制造商能够实现采用Intel架 ...
<全部>
接口
|
测试
SerDes
Intel
测量
连接器
安华高科技
58
SERDES的数字系统中高效时钟设计方案
发布时间:2020-07-08
数字系统的设计师们面临着许多新的挑战.例如使用采用了串行器/解串器(SERDES)技术的高速串行接口来取代传统的并行总线架构.基于SERDES的设计增加了带宽.减少了信号数量.同时带来了诸如减少布线冲突.降低开关 ...
<全部>
嵌入式开发
|
SerDes
数字系统
高效时钟
82
一种因光纤漂移引起SERDES FIFO溢出的解决方案
发布时间:2020-07-08
摘要分布式基站系统中.RRU 通常会通过光纤拉远实现与 BBU 的远程互联.由于光纤自身的特性.传输过程中必然会引入抖动和漂移,尤其是漂移.因其低频特性.并且难于滤除.在SERDES 的 FIFO 深度不够的情况下有可能会 ...
<全部>
模拟电路设计
|
SerDes
光纤漂移
FIFO溢出
128
基于SERDES的数字系统中高效时钟设计方案
发布时间:2020-07-06
数字系统的设计师们面临着许多新的挑战.例如使用采用了串行器/解串器(SERDES)技术的高速串行接口来取代传统的并行总线架构.基于SERDES的设计增加了带宽.减少了信号数量.同时带来了诸如减少布线冲突.降低开关 ...
<全部>
嵌入式开发
|
SerDes
高速串行接口
参考时钟源
165
基于高速FPGA的PCB设计技术
发布时间:2020-07-06
如果高速PCB设计能够像连接原理图节点那样简单.以及像在计算机显示器上所看到的那样优美的话.那将是一件多么美好的事情.然而.除非设计师初入PCB设计.或者是极度的幸运.实际的PCB设计通常不像他们所从事的电路 ...
<全部>
嵌入式开发
|
PCB
SerDes
FPGA
电容
33
低压差分SerDes的全双工互连和分组数据传输技术
发布时间:2020-07-06
由于现代数字信号处理器(dsp)设计.半导体工艺.并行处理和互连与传输技术的进步.现代高性能dsp的处理能力得到极大发展.但在移动通信.雷达信号处理和实时图像处理等复杂电子系统中.单片dsp的性能仍可能无法满足 ...
<全部>
嵌入式开发
|
SerDes
技术
低压
数据传输
全双工
差分
分组
78
教你如何进行Xilinx SerDes调试
发布时间:2020-07-06
FPGA SERDES的应用需要考虑到板级硬件.SERDES参数和使用.应用协议等方面.由于这种复杂性.SERDES的调试工作对很多工程师来说是一个挑战.本文将描述SERDES的一般调试方法.便于工程师准确快速定位和解决问题.1. ...
<全部>
模拟电路设计
|
SerDes
调试
Xilinx
44
上一个
下一个
|
最新活动
支持PCIe 6.0!国产时钟芯片的创新发展史
|
相关标签
FPGA
Xilinx
电容
参考时钟
PCB
莱迪思
Maxim
HR03
|
热门文章
基于高速FPGA的PCB设计技术的研究
低成本FPGA集成收发器,市场应用大幅拓展
莱迪思推出具可配SERDES的FPGA低成本设计平台
Maxim GMSL SerDes器件的预加重和均衡
基于高速FPGA的PCB设计技术